寒武紀(jì)深度學(xué)習(xí)智能芯片
研發(fā)階段/n主要研究設(shè)計(jì)可擴(kuò)展至1024 核的眾核智能處理器架構(gòu)。研究面向智能處理的 存儲(chǔ)一致性模型;研究異構(gòu)智能處理器的非對(duì)稱片上網(wǎng)絡(luò);研究超大規(guī)模智能任務(wù) 的核間分割;研究多智能處理任務(wù)的動(dòng)態(tài)調(diào)度;研究眾核智能處理器的層次化物理 設(shè)計(jì);研究存算一體化的眾核智能芯片結(jié)構(gòu);研究智能處理器芯片的異構(gòu)并行;研 究多智能芯片的高速片間互聯(lián)。到2020年,以實(shí)現(xiàn)人工神經(jīng)網(wǎng)絡(luò)智能計(jì)算速度和能 效的指數(shù)性增長為目標(biāo),取得超大規(guī)模人工神經(jīng)網(wǎng)絡(luò)芯片架構(gòu)、智能芯片指令集、 新型智能編程語言及編譯器、自主智能算法等方面
中國科學(xué)院大學(xué)
2021-01-12