RS 碼作為一類信道編碼,在高速通信特別是光通信中應用非常廣泛。盡管 RS 碼編譯碼器實現已經相對成熟,但超高速 RS 編譯碼器仍然是一個挑戰。
項目 1. 56G PAM4 芯片的前向糾錯碼(FEC)設計開發
針對 IEEE802.3 標準中的(544,514)RS 碼,開發超高速 RS 編譯碼器,速率達到幾十到幾百 Gbps。
項目 2. 面向單通道 224G+bps 速率的高性能 FEC 糾錯技術項目
當前現有單通道 SerDes 速率已經提升到 112Gbps,采用的 FEC 技術為 RS(544,514), 當未來速率提升至 224G+bps 時,現有 FEC 技術面臨性能不足的技術風險。本項目從信息論出發,探索以太領域單通道 224G+bps 場景高性能 FEC 算法架構和技術演進方向,突破現有 FEC 算法性能瓶頸并實現關鍵技術預埋,構筑技術壁壘、成為業界技術標桿。
1. 基于 BM 算法和 WB 算法新型 RS 譯碼算法
2. 融合 FFT 算法的 RS 編譯碼算法
3. 新型編譯碼器實現架構
原理樣機
掃碼關注,查看更多科技成果